Esta web utiliza galletas para que tengas la mejor experiencia de usuario. Si continúas navegando estás dando tu consentimiento para la aceptación de dichas galletas y la aceptación de nuestra política de galletas.

2013 Interruptor con resistencia modificable

Nueva tecnología desarrollada por los investigadores de la Universidad, con la que es posible realizar la calibración del ancho de banda de los interruptores de muestreo mediante un innovador sistema de calibración mixto: detección digital y corrección analógica.

sistema_de_ajustes_del_an___ores_analogicos_digitales.jpg

Las variaciones de las características de los circuitos integrados durante su proceso de fabricación hacen imprescindible contar con técnicas para garantizar su fiabilidad. Específicamente, en la implementación práctica de convertidores analógico-digitales basados en entrelazamiento temporal (TI ADCs), la disparidad en el ancho de banda de los interruptores de muestreo limitan la linealidad con la que un TI ADC es capaz de digitalizar señales.

Descipción

La técnica de corrección analógica que se presenta permite resolver este problema igualando los anchos de banda de dichos interruptores a través de la modificación individual de su resistencia mediante señales de calibración, evitando incluso que las pérdidas de linealidad lleguen a producirse.

Principales ventajas

  • Sistema de calibración mixto: detección digital y corrección analógica
  • Mantenimiento de las ventajas de robustez de los sistemas de detección digital existentes
  • Simplicidad de corrección analógica propuesta
  • Implementación más sencilla, con menores requerimientos de consumo y superficie, que se traduce en bajo consumo eléctrico y bajo coste de fabricación

Cooperación deseada

El sistema de calibración de TI ADCs propuesto podría resultar de interés para empresas del sector de la electrónica y, en concreto, para aquéllas dedicadas al diseño y desarrollo de circuitos integrados analógicos y mixtos, que quieran desarrollar comercialmente esta tecnología a cambio de acuerdos de cooperación técnica y licencia de patente

Estado actual

La técnica de corrección ha sido validada mediante simulaciones a nivel transistor en tecnologías CMOS estándar avanzadas. Los desarrollos pendientes se centran en la construcción de un demostrador real que corrobore el resultado de dichas simulaciones.

La técnica se encuentra protegida mediante solicitud de patente nacional y disponible para licencia.